신옵시스, RISC-V ARC-V 패밀리로 프로세서 IP 포트폴리오 확장
신옵시스가 차세대 RISC-V ARC-V 패밀리를 소개하며 프로세서 지식재산권(IP) 포트폴리오를 확장할 계획을 발표했습니다. 이번 혁신적인 아키텍처는 내장형 자동차, 스토리지 및 사물인터넷(IoT) 시장을 위한 칩 응용 프로그램에 최적화되었습니다.
캘리포니아 산타클라라에서 열린 RISC-V 북미 2023 행사에서 신옵시스는 새로운 ARC-V 프로세서 IP가 고객의 특정 요구에 맞춘 최적의 전력-성능 효율성을 제공하기 위한 다양한 프로세서를 설계하고 있다고 강조했습니다.
다양한 작업 부하에 대한 솔루션
ARC-V 프로세서 IP는 고성능, 중간 범위, 초저전력 및 기능 안전 버전을 포함한 다양한 칩 설계를 제공합니다. 이러한 다양한 옵션은 폭넓은 응용 프로그램 작업 부하에 적합합니다. 소프트웨어 개발을 간소화하기 위해 신옵시스는 ARC-V 프로세서 IP와 신뢰할 수 있는 Synopsys MetaWare 개발 도구킷을 통합하여 효율적인 코드 생성을 지원합니다.
또한, AI 기반 전자 설계 자동화(EDA) 툴인 Synopsys.ai는 ARC-V 프로세서 IP와 함께 최적화되어 생산성과 품질을 향상시키는 강력한 개발 및 검증 환경을 제공합니다.
반도체 생태계 혁신
신옵시스는 역사적으로 칩 설계를 위한 도구를 제공해왔지만, 산업은 진화하고 있습니다. 자동차 산업에서 반도체 생태계에 대한 회복력 요구가 증가하면서 RISC-V와 같은 개방형 표준으로의 전환이 가속화되고 있습니다. 신옵시스는 고성능 자동차 시스템에 대한 안전 인증 RISC-V 기반 프로세서 IP에 대한 약속을 통해 이 전환을 지원합니다.
인피니온의 자동차 마이크로컨트롤러 선임 부사장인 토마스 보엠은 “자동차 시스템에서 칩 수가 증가하면서 회복력이 필요하고, 신옵시스의 안전 인증 RISC-V 기반 프로세서 IP 개발이 기능 안전 요구 사항을 만족하는 고성능 시스템의 아키텍처 선택을 확장하는 데 기여한다”고 강조했습니다.
RISC-V International의 CEO인 칼리스타 레드몬드는 “개방형 표준 RISC-V ISA의 세계적 채택이 반도체 설계의 미래를 형성하고 있다”고 전하며, “신옵시스의 RISC-V 발전에 대한 헌신이 생태계에서 더 큰 유연성과 선택을 가져와 다양한 산업의 칩 설계에 이익이 된다”고 말했습니다.
칩 설계 분야의 수십 년의 전문성
신옵시스는 수십 년의 경험을 바탕으로 자동차, 스토리지, 소비자 및 IoT 애플리케이션에서 수십억 개의 SoC에 활용되는 전력 효율적이고 확장 가능한 ARC 프로세서를 제공해왔습니다. 이러한 전문성 덕분에 신옵시스는 개발자들이 SoC의 전력, 성능 및 면적 균형을 최적화할 수 있도록 지원하는 highly configurable and extensible processors를 RISC-V ISA에 제공할 수 있습니다.
또한 신옵시스는 RISC-V ARC-V 프로세서 IP를 활용한 SoC의 설계 및 검증을 촉진하기 위한 광범위한 도구와 기술을 제공합니다. 여기에는 Synopsys.ai, Fusion QuickStart 구현 키트, 검증 솔루션 및 설계 프로세스를 간소화하기 위한 Cloud SaaS 플랫폼이 포함됩니다.
컴퓨팅 아키텍처 표준 형성과 관련하여 신옵시스는 RISC-V International 이사회 및 기술 운영 위원회에 참여하여 RISC-V ISA의 산업 채택을 촉진할 의지를 확고히 하고 있습니다.
예정된 출시 일정
신옵시스 ARC-V 프로세서 IP 포트폴리오는 2024년에 일반 출시될 것으로 예상됩니다. 32비트 Synopsys ARC-V RMX 내장 프로세서 IP는 2024년 2분기에 출시될 예정이며, 그 후 32비트 Synopsys ARC-V RHX 실시간 프로세서 IP와 64비트 Synopsys ARC-V RPX 호스트 프로세서 IP가 올해 중 출시됩니다.